마이크로프로세서 및 HDL Verilog 프로젝트 (A+받은 보고서)
페이지 정보
작성일 20-11-09 23:42
본문
Download : 마이크로프로세서 및 HDL.zip
이 블록을 Verilog HDL 모듈로 표현하세요. 이 때, case문을 사용하면 편리합니다. 1. 다음 그림은 4자리의 10진수로 표시되는 16비트 BCD 숫자 두개를 더해서 5자리의 7-segment LED에 표시하는 계산기의 블록도입니다. 이 블록을 Verilog HDL 모듈로 표현하세요. 이 때, case문을 사용하면 편리합니다.
default: leds=7bx; //위의 조건을 제외한 나머지는 default로 처리한다.
2. 다음은 각각의 4비트 BCD 숫자를 7-segment LED에 표시하는 BCD_LED_7 블록을 나타낸 것입니다.
Download : 마이크로프로세서 및 HDL.zip( 64 )
6: leds = 7b1011111;
.....
4: leds = 7b0110011;
input [3:0]A; //input 포트로 A를 4비트로 구성한다. A+받은 과제 입니다. 이 블록을 Verilog HDL 모듈로 표현하세요.
마이크로프로세서 및 HDL Verilog 프로젝트 (A+받은 보고서)
1: leds = 7b0110000;
워드호로그램에 따라 윈도우의 MS Word, 맥의 Pages 두 버전 모두 드립니다.
다.
verilog, keil, 4비트 bcd, veilog HDL
always @(A) //회로의 기능을 표현하는데에 always 구문을 사용한다.
설명
module seg7(A, leds); //모듈이름(seg7)과 포트리스트(A, leds)를 선언한다.
reg [3:0] A; //입력 A를 레지스터로 지정한다. A+받은 처리해야할문제 입니다.
호로그램 설치법부터 코드까지 다 나와있습니다.
case(A) //case구문사용. A가 밑의 값일 때 해당되는 7비트의 2진수를 출력
순서
9: leds = 7b1111011;
module seg7_tb; //모듈이름을 seg7_tb로 정한다.
0: leds = 7b1111110;
endmodule
레포트 > 공학,기술계열
3: leds = 7b1111001;
output reg [6:0] leds; //output 포트로 leds를 7비트로 구성한다. 제가 시험은 더럽게 못쳤지만, 레포트 덕분에 A+를 받았습니다 워드프로그램에 따라 윈도우의 MS Word, 맥의 Pages 두 버전 모두 드립니다.
5: leds = 7b1011011;
2: leds = 7b1101101;
`timescale 1 ns / 1ns //testbench 구현. 1ns의 해상도를 가진다. 이 블록을 Verilog HDL 모듈로 표현하세요. 이 때, case문을 사용하면 편리합니다.
대학교 3학년, 마이크로프로세서 및 HDL 학기말 프로젝트 했던 것입니다.(순차회로표현)
7: leds = 7b1110000;
제가 시험은 더럽게 못쳤지만, 보고서 덕분에 A+를 받았습니다
endcase
다음은 각각의 4비트 BCD 숫자를 7-segment LED에 표시하는 BCD_LED_7 블록을 나타낸 것입니다. 해당 주제는 다음과 같습니다.
1. 다음 그림은 4자리의 10진수로 표시되는 16비트 BCD 숫자 두개를 더해서 5자리의 7-segment LED에 표시하는 계산기의 블록도입니다.
해당 주제는 다음과 같습니다.
8: leds = 7b1111111;
대학교 3학년, 마이크로프로세서 및 HDL 학기말 프로젝트 했던 것입니다. 프로그램 설치법부터 코드까지 다 나와있습니다. 이 블록을 Verilog HDL 모듈로 표현하세요. 2. 다음은 각각의 4비트 BCD 숫자를 7-segment LED에 표시하는 BCD_LED_7 블록을 나타낸 것입니다.